本文摘自:.html
在主流的设计中,VBAT与0欧的电阻串联,接至3.3V。
32.768k的rtc时钟用于精确定时,待机唤醒时钟。
根据您的需要判断是否添加。如果您不需要待机状态的定时功能的话,可以不用外接晶振。
外部时钟晶振不是必须要接8M,官方数据写的是4-16MHz,
然后经过pll倍频后给其它外设提供时钟信号。
比如说系统最大主频就是由它倍频得到的。
系统上电先会跑映射地址为(代码区)0x00000000的代码,通过外部引脚boot决定跳转到哪个地址运行。
BOOT1=x BOOT0=0 从用户闪存启动,这是正常的工作模式。
BOOT1=0 BOOT0=1 从系统存储器启动,这种模式启动的程序功能由厂家设置。
BOOT1=1 BOOT0=1 从内置SRAM启动,这种模式可以用于调试。
1)用户闪存 = 芯片内置的Flash(映射地址在0x08000000)。 (JTAG或者SWD模式一般使用这个模式,其他模式也一样
可以正常下载FLASH,程序正常启动时需要BOOT0=0)
2)系统存储器(映射地址在0x1ffff000) = 芯片内部一块特定的区域,芯片出厂时在这个区域预置了一段Bootloader,就是通常说的ISP程序。这个区域的内容在芯片出厂后没有人能够修改或擦除,即可以当它是一个ROM区。(用于串口下载,BOOT0=1,BOOT1=0)
3) 内置SRAM(0x20000000) =芯片内置的RAM区,就是内存啦。
实际设计中,BOOT0设计为可以调节的方式, BOOT1设计为0。
SWD下载方式只需要NRST(复位),TCLK(时钟),TMS(信号),GND四个引脚。
再简单一点的话,NRST也是可以省掉的,下载完程序可以手动复位。
复位的方式有很多种,这里就不一一叙述了。
7.供电。
VDDA,VDD1,VDD2,VDD3 该供电3V3的就供电3V3,
VSSA,VSS1,VSS2,VSS3 该接地的就接地。
同时,VDD 与 VSS 之间需要滤波。
本文发布于:2024-01-31 01:02:29,感谢您对本站的认可!
本文链接:https://www.4u4v.net/it/170663415324195.html
版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。
留言与评论(共有 0 条评论) |