用verilog实现找到序列中的第一个1,并输出其index。(MSB为例)
module find_one(input [15:0] din,output [3:0] index);wire [7:0] tmp0;
wire [3:0] tmp1;
wire [1:0] tmp2;assign index[3] = ~(|din[7:0]);
assign tmp0 = index[3] ? din[15:8] : din[7:0];assign index[2] = ~(|tmp0[3:0]);
assign tmp1 = index[2] ? tmp0[7:4] : tmp0[3:0];assign index[1] = ~(|tmp1[1:0]);
assign tmp2 = index[1] ? tmp1[3:2] : tmp1[1:0];assign index[0] = ~tmp2[0]; endmodule
搜索关注公众号【IC墨鱼仔】,获取我的更多IC干货分享!
本文发布于:2024-02-02 14:30:34,感谢您对本站的认可!
本文链接:https://www.4u4v.net/it/170685543544425.html
版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。
留言与评论(共有 0 条评论) |