vivado.2020

阅读: 评论:0

vivado.2020

vivado.2020

这篇文比较适合还没搞懂verilog的小白,说的比较具体,我会指明操作步骤,跟着一步一步做就好,做完之后希望大家可以通过这个较为完整的过程大致了解verilog的一些简单操作。

1. 首先,新建一个项目作为半加器

如何创建新项目还请小可爱们自行搜索,这里不做阐述啦~
在Add Sources中创建一个Design Source,作为半加器。
半加器的实现如下:

module adder_half(a,b,S,C);input a,b;output S,C;assign S=a^b;assign C=a&b;
endmodule

点击open elaborated design我们可以看到这样的一个元件:

这就是我们刚刚完成的半加器,a,b为半加器的输入端,S,C为半加器的输出端,其中S表示求得的和,C表示进位。接下来我们进行下一步。

2. 将半加器生成为一个IP核,用于全加器的构造

在主界面中Tools选择Create and package new IP,如图:

本文发布于:2024-02-04 05:22:05,感谢您对本站的认可!

本文链接:https://www.4u4v.net/it/170700040752494.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:vivado
留言与评论(共有 0 条评论)
   
验证码:

Copyright ©2019-2022 Comsenz Inc.Powered by ©

网站地图1 网站地图2 网站地图3 网站地图4 网站地图5 网站地图6 网站地图7 网站地图8 网站地图9 网站地图10 网站地图11 网站地图12 网站地图13 网站地图14 网站地图15 网站地图16 网站地图17 网站地图18 网站地图19 网站地图20 网站地图21 网站地图22/a> 网站地图23