欢迎关注个人公众号摸鱼范式
网络课程《数字集成电路静态时序分析基础》的笔记
地址:.mooc
最常见的路径:CK-D。
区分launch clk和capture clk
建立时间检查表达式:
[T_{launch}+T_{ck2q}+T_{dp}<T_{capture}+T_{cycle}-T_{setup} ]下面是一个timing report,起点是UFF0,终点是UFF1,path group是按照终点时钟分类的,所以是CLKM。path type max代表检查最大的路径延迟,point表示途径点,incr代表经过这个点的增量,path代表累计延迟。r和f代表rise和fall。
data arrival time代表总延迟,这是一个launch path的报告。
下面的是一个capture path的报告,首先经过时钟周期,时钟网络理想,建立时间0.04,时钟误差0.3,uncertainty为了让建立时间检查更加严苛。最终得到一个data required time,数据要求到达时间,必须要此之前,要求slack>=0,才算是时序满足要求。
时序检查之前,由于外部没有时钟设定,要先设定虚拟时钟
时序报告如下
要额外设定load约束
同样设定了虚拟时钟
时序报告,注意path group是虚拟时钟,按照终点时钟分类。
launch path,output delay不在这里
captured path,output delay在这里,这里的5.1包含了setup time,所以要放在captured path这里。
时序报告:
这样时序不满足,需要修改
与建立时间一致,通过launch path和captured path进行检查
但是存在一些区别,保持时间是在launch flip-flop和captured flip-flop的同一个时钟边沿进行检查,因此保持时间检查与时钟周期无关。
路径分析
保持时间检查
[T_{launch}+T_{ck2q}+T_{dp}>T_{capture}+T_{hold} ]保持时间检查要使用min delay进行检查
一个保持时间检查报告,launch path
capture path
要求required time<arrival time
与setup time的区别
时序报告
时序报告
依然没有hold time,全部算在output delay里
外加约束
时序报告
建立时间检查
[T_{launch}+T_{ck2q}+T_{dp}<T_{capture}+T_{cycle}-T_{setup} ]保持时间检查
[T_{launch}+T_{ck2q}+T_{dp}>T_{capture}+T_{hold} ]本文发布于:2024-02-04 09:10:24,感谢您对本站的认可!
本文链接:https://www.4u4v.net/it/170703792254253.html
版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。
留言与评论(共有 0 条评论) |