2024年4月17日发(作者:)
Allegro 怎么样有效建立 SI 模型? 如何使用 Model
Integrity 转换 IBIS 模型
信号完整性仿真大多针对由芯片 IO、传输线以及可能存在的接插件和分
立元件所构成的信号网络系统,为了实现精确的仿真,仿真模型的精确性是
首先需要保证的。一般情况下,Allegro PCB SI 会执行传输线和分立元件的建
模,而芯片 IO 和连接器的模型通常会由原厂提供。 当前业内常见的芯片
IO 模型有两种格式,IBIS 模型和 HSPICE 模型;常见的连接器模型也是两
种,SPICE(HSPICE)模型和 S 参数模型。Allegro PCB SI 支持包括上述四种模
型在内业界流行的仿真模型,但一般都需要转化为 Cadence 自己的
DML(Device Modeling Library)后才能使用。
Allegro PCB SI 在仿真时需要将仿真模型都转变成 DML 模型格式这一
做法,区别于大多数 EDA 软件,这种做法可以说是有利有弊有。弊,很明
显,就是多一个额外的步骤,虽然这一步骤非常简便;利,则是有利于仿真
库的管理,做到仿真库和原始模型文件的隔离,并且在文件格式转换的同时
也执行了模型的校验。在大多数情况下,外部模型格式到 Cadence DML 模型
格式的转换还是非常方便的,只需要用 Cadence SPB 系列工具包中的 Model
Integrity 软件打开模型文件,然后点击转换到 DML 即可。
本文发布于:2024-04-17 10:23:55,感谢您对本站的认可!
本文链接:https://www.4u4v.net/it/1713320635216166.html
版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。
留言与评论(共有 0 条评论) |